Новости

Исследование схемы обработки информации на регистровом процессоре

Работа добавлена:






Исследование схемы обработки информации на регистровом процессоре на http://mirrorref.ru

Санкт-Петербургский Государственный Университет Информационных технологий, Механики и Оптики

Кафедра Систем Управления и Информатики

Лабораторная работа №1

"Исследование схемы обработки информации на регистровом процессоре"

вариант3

Выполнили:

Студенты гр. 5148

                      Обертов Д.Е.

                      Острова С.В.

                       Шаветов С.В.

                      Похвалин В.

Преподаватель:

                               Блинников  А.Б

Санкт-Петербург

2010 г

ЦЕЛЬ РАБОТЫ:изучение особенностей регистровой организации вычислительных структур.

Лабораторная работа выполняется на панелях "Комбинационные схемы на сумматорах" и "Преобразователи параллельного кода в последовательный".

КРАТКИЕ СВЕДЕНИЯ ИЗ ТЕОРИИ

Регистровые вычислительные структуры представляют собой соединение регистров и сумматоров. С помощью таких структур выполняется реализация дискретных устройств обработки информации с любыми передаточными функциями.

ОПИСАНИЕ ЛАБОРАТОРНЫХ ПАНЕЛЕЙ

На панели "Комбинационные схемы на сумматорах" в работе используется четырехразрядный параллельный сумматор. Входы А1-А4 обозначают разряды двоичного числа А, входы В1-В4 - разряды двоичного числа В. ВыходыS1-S4 обозначают разряды суммы:

       ,

причем А1,В1,S1- младшие разряды кодов чисел, Р0- разряд переноса в младший разряд.

На панели "Преобразователи параллельного кода в последовательный" используется параллельный четырехразрядный регистр с входом синхронизации С2.Синхроимпульсы на С2 подаются от генератора №1 этой же панели.

ПОРЯДОК ВЫПОЛНЕНИЯ РАБОТЫ

1.Проведите исследование схемы параллельного сумматора. Для этого соберите схему в соответствии с рис.1.

Подавая десять различных кодовых комбинаций на входы А и В, запишите результаты в таблицу 1.1. Вычислите десятичные эквиваленты двоичных чисел, рассматривая их коды сначала как числа без знака (положительные), а затем как числа с старшим знаковым разрядом. Результаты также запишите в таблицу 1.1. По полученным данным сделайте выводы о работе двоичного сумматора.

Коды чисел

Числа без знака

Числа со знаком

A

B

S

A

B

S

A

B

S

0100

1100

10000

4

12

16

4

-4

0

1100

1000

10100

12

8

20

-4

8

4

1000

0010

01010

8

2

10

-8

-2

-10

0010

0101

00111

2

5

7

-2

-5

-7

0101

1010

01111

5

10

15

-5

-10

-15

1010

0111

10001

10

7

17

-6

7

1

Рисунок 1 – Электрическая схема

A

B

S

0100

1100

10000

Рисунок 2 – Электрическая схема

A

B

S

1100

1000

10100

Рисунок 3 – Электрическая схема

A

B

S

1000

0010

01010

Вывод: 4разрядный Сумматор может складывать положительные двоичные  4 разрядные числа, при том его работа будет правильной, если сумма складываемых чисел не больше 31 (=1+2+4+8+16).

Можно также выполнять вычитание, для этого надо числа представдять в обратном коде(сперва инвертировать число,а затем добавить единицу).

Исследование схемы обработки информации на регистровом процессоре на http://mirrorref.ru


Похожие рефераты, которые будут Вам интерестны.

1. Реферат Объекты защиты информации. Понятие технического канала утечки информации. Каналы утечки информации, обрабатываемой техническими средствами приема, обработки, хранения и передачи информации

2. Реферат ТЕХНОЛОГИИ СБОРА, ХРАНЕНИЯ, ПЕРЕДАЧИ, ОБРАБОТКИ И ОБРАБОТКИ И ПРЕДСТАВЛЕНИЯ ИНФОРМАЦИИ

3. Реферат Hазработка программного обеспечения для обработки карт студентов и преподавателей и обработки полученной информации

4. Реферат Организация представления информации в табличном процессоре

5. Реферат Влияние схемы установки детали и ее жесткости на точность обработки

6. Реферат Двух звенные и трехзвенная схемы клиент-серверной обработки данных

7. Реферат Принципы обработки звуковой информации

8. Реферат Технологический цикл обработки информации

9. Реферат Технология обработки изобразительной информации

10. Реферат Пакеты обработки текстовой информации